加入收藏 | 设为首页 | 会员中心 | 我要投稿 核心网 (https://www.hxwgxz.com/)- 科技、建站、经验、云计算、5G、大数据,站长网!
当前位置: 首页 > 业界 > 正文

莱迪思发布最新Lattice Radiant 2.0设计软件加速FPGA设计

发布时间:2019-12-13 00:07:28 所属栏目:业界 来源:工控网
导读:* 最新版本支持全新的莱迪思CrossLink-NX FPGA 美国俄勒冈州希尔斯伯勒市——2019年12月10日——莱迪思半导体公司(NASDAQ:LSCC)低功耗可编程器件的领先供应商,今日宣布推出广受欢迎的最新版本FPGA软件设计工具Lattice Radiant2.0。除了增加了对新的Cro

*  最新版本支持全新的莱迪思CrossLink-NX FPGA

美国俄勒冈州希尔斯伯勒市——2019年12月10日——莱迪思半导体公司(NASDAQ:LSCC)低功耗可编程器件的领先供应商,今日宣布推出广受欢迎的最新版本FPGA软件设计工具Lattice Radiant2.0。除了增加了对新的CrossLink-NX FPGA系列之类的更高密度器件的支持之外,更新的设计工具还提供了新的功能,加速和简化了基于莱迪思FPGA的设计开发。

当系统开发人员评估选择硬件平台时,实际的硬件只占他们选择标准的一小部分。他们还会评估用于配置硬件的设计软件的易用性和支持的功能,因为这些功能可能会对整体系统开发时间和成本产生重大影响。

莱迪思软件产品线高级经理Roger Do表示:“Lattice Radiant 2.0设计软件为开发人员提供了更符合设计习惯的用户体验;该工具将引导他们完成从设计创建到IP导入,从实现到位流生成,再到将位流下载到FPGA的整个设计流程。几乎没有使用FPGA经验的开发人员能够快速利用Lattice Radiant的自动化功能。对于有经验的FPGA开发人员,如果需要特定的优化,Lattice Radiant 2.0也可以对FPGA设置进行更精细的控制。”

Radiant 2.0中提供的新功能升级包括:

* 片上调试工具,允许用户实时进行错误修复。调试功能使开发人员可以在其代码中插入虚拟开关或LED来确认功能的可行性。该工具还允许用户更改硬核IP的设置以测试不同的工作模式。

* 改进的时序分析可提供更准确的走线和布线规划以及时钟时序,从而避免设计拥塞和散热问题。

* 工程变更单(ECO)编辑器使开发人员可以对完成的设计进行增量更改,而无需重新编译整个FPGA数据库。

* 同步开关输出(SSO)计算器分析单个引脚的信号完整性,以确保其性能不会因靠近另一个引脚而受到影响。

了解更多信息,请访问www.latticesemi.com/zh-CN/LatticeRadiant

关于莱迪思半导体

莱迪思半导体(NASDAQ:LSCC)是低功耗、可编程器件的领先供应商。我们为不断增长的通信、计算、工业、汽车和消费市场客户提供从网络边缘到云端的各类解决方案。我们的技术、长期的合作伙伴关系以及世界一流的技术支持,使我们的客户能够快速、轻松地开启创新之旅,创造一个智能、安全和互连的世界。

了解更多信息,请访问www.latticesemi.com/zh-CN。您也可以通过领英、微信、微博或优酷了解莱迪思的最新信息。

# # # 

Lattice Semiconductor Corporation、Lattice Semiconductor(和设计)及特定的产品名称均为莱迪思半导体公司或其在美国和/或其它国家的子公司的注册商标或商标。本文档中使用的“合作伙伴”一词并不意指莱迪思与任何其他实体之间法律上的合作伙伴关系。 

一般说明:本新闻稿中提到的其它产品名称仅作识别目的,它们可能是其各自所有者的商标。

(编辑:核心网)

【声明】本站内容均来自网络,其相关言论仅代表作者个人观点,不代表本站立场。若无意侵犯到您的权利,请及时与联系站长删除相关内容!

    热点阅读