加入收藏 | 设为首页 | 会员中心 | 我要投稿 核心网 (https://www.hxwgxz.com/)- 科技、建站、经验、云计算、5G、大数据,站长网!
当前位置: 首页 > 创业 > 正文

AMD的7nm锐龙APU核显飞跃:最多15组CU单元 笔记本核显团灭

发布时间:2019-11-12 09:03:29 所属栏目:创业 来源:互联网
导读:我们已经知道7nm的锐龙APU代号Renoir雷阿诺,它的重点目标会是笔记本电脑市场,所以处理器设计跟现在的CPU、IO核心分离可能会有所不同,应该还是会整合CPU、GPU核心。 7nm锐龙APU的CPU核心没啥意外,7nm Zen2架构没跑,但GPU规格一直有些谜。来自Komachi的

我们已经知道7nm的锐龙APU代号Renoir雷阿诺,它的重点目标会是笔记本电脑市场,所以处理器设计跟现在的CPU、IO核心分离可能会有所不同,应该还是会整合CPU、GPU核心。

7nm锐龙APU的CPU核心没啥意外,7nm Zen2架构没跑,但GPU规格一直有些谜。来自Komachi的爆料称笔记本版的锐龙处理器会有锐龙3/5/7/9不同型号,TDP功耗最大45W,最低15W,意味着会覆盖轻薄本到游戏本全阵容。

AMD的7nm锐龙APU核显飞跃:最多15组CU单元 笔记本核显团灭

伴随TDP增长的还有GPU规格,除了现在已经有的Vega 8、Vega 10级别之外,还首次出现了B12,意味着是12组CU单元,那就是Vega 12核显——不过实际架构应该不是Vega了,而是最新的Navi,这里使用的Vega XX是为了与目前的核显对比。

AMD的7nm锐龙APU核显飞跃:最多15组CU单元 笔记本核显团灭

Vega 12级别的核显还不是最终态,发烧友Locuza推测新一代APU还会有Vega 13、Vega 14甚至Vega 15级别的GPU单元,每组CU单元会配备32KB L1指令缓存、16KB L1内容缓存。

考虑到下一代APU会使用7nm工艺,晶体管密度相比14/12nm大幅提升,AMD提升核显单元的规模是正常操作,目前APU核显最高的是Vega 11核显,提升到Vega 15之后性能还会再上一个台阶,届时不论是Intel的Gen11核显还是NVIDIA的MX250独显,势必都会面临极大的压力。

当然,对消费者来说这是好事,锐龙4000系列的APU不仅CPU性能强大了,GPU也可以取代中低端独显,一举多得。

本文素材来自互联网

(编辑:核心网)

【声明】本站内容均来自网络,其相关言论仅代表作者个人观点,不代表本站立场。若无意侵犯到您的权利,请及时与联系站长删除相关内容!

    热点阅读